# ARM CoreSight调试与追踪体系在Cortex M3内核中的实现

韩格欣, 许 翔, 刘啸宇, 代丽男, 薄纯娟 (大连民族学院, 辽宁 大连 116600)

摘 要: 以ARM Core Sight Architecture Specification规范和ARM Debug Interface Architecture Specification规范为出发点,分析了ARM CoreSight调试与追踪体系在ARM Cortex M3内核中的实现过程。同时,对比分析了新的Scrial Wire Debug调试技术和经典的JTAG调试技术的异同。

关键词: SWD; JTAG; 调试; Cortex M3; CoreSight

中图分类号: TP368

文献标识码: A

文章编号: 2095-1302(2014)07-0022-03

### 0 引 言

在芯片制造技术飞速发展的今天,高速、高集成度、低功耗的极致追求给芯片设计人员提出了一个又一个挑战,而在这样的片上系统中调试与追踪内核状态更是芯片调试技术的一个难题。为了解决非侵入式、实时调试等多类问题,ARM引入了全新的 ARM CoreSight 调试体系结构。CoreSight 是ARM公司于2003年开发的、综合而全面的调试与跟踪架构。部分 ARM9 与 ARMII 内核采用早期版本的 CoreSight,不过现在大范围推广的 Cortex 系列处理器已完全采用新版的调试体系并充分证明了它的优势。CoreSight 包括众多组件,每一种都能协助外部主机以极高的效率了解芯片的实时运行情况。芯片中内嵌的特定组件和为系统设计人员提供的调试工具使开发人员可以友好的使用 CoreSight 构架调试和跟踪片上系统,而不用再通过直接设置寄存器、遵循特定协议和处理电平信号来使用。

为了扩大成本和功耗敏感的 MCU 和终端应用(如智能测量、人机接口设备、汽车和工业控制系统、大型家用电器、消费性产品和医疗器械)市场,ARM 公司针对这类混合信号设备进行了优化,贯彻了新一代的 CoreSight 调试构架,推出了新一代 Cortex M 系列微控制器。而意法半导体公司(ST)推出的 STM32、德州仪器公司(TI)推出的 Stellaris,都是一种ARM Cortex M3 内核的实现。32 位 RISC 处理器、低功耗、高性能模拟技术、高速 DMA 通道、丰富的外设和新一代的调试体系,都赋予了其不俗的表现。

然而,新一代调试构架定义的多种功能对不熟悉新调试机制的开发者来说略嫌繁琐,特别是传统JTAG调试和新

收稿日期: 2014-04-02

基金项目: 大连民族学院大学生创新创业国家级项目(X2013008)

/ 22 物联网技术 2014年/第7期

一代的 Serial Wire Debug (SWD) 调试二合一的调试接口使不少开发者无法理清头绪。因此本文将从整体上分析 ARM CoreSight 调 试 构 架 和 ARM Debug Interface Architecture (ADI),并通过对比 ST 和 TI 推出的芯片来明确新调试体系的实现方式,为开发者扫清调试障碍。

### 1 ARM CoreSight 调试构架

ARM 新一代 CoreSiglit 调试构架提供了微处理器所需全部的调试与追踪功能。片上程序流可通过丰富的硬件执行断点与高级观察点、矢量捕获和元数据跟踪功能进行监控,甚至在启用全部中断时也得到监控。在处理器运行的同时也能读写寄存器与存储器中的数据,并能对片上资源的使用进行验证。代码描述可确定处理器在一定时间内的工作情况,从而明确处理器何时会在无限循环中中止,或在何处全力加速程序执行。此外,我们通过新的调试构架还能看出哪些代码从不执行,从而释放出宝贵的片上资源。程序员可确认脉宽调制器是否能满足要求,另外还可检查堆栈是否存在潜在问题,进而确定意外情况的反馈以及状态、条件码和分支的有效性。

ARM 新一代调试构架提供了对多种调试方式的支持。 经典的 JTAG 调试方式经过多年、大范围的应用,已经具有 了成熟、规范、通行等优点。然而,现在的 MCU 对于速度和 封装的要求已经越来越高,传统的 4 线 (5 线可选) JTAG 协 议已经不能满足对芯片封装尺寸的严格要求和对引脚需求的严 格控制。在这种需求下,ARM 在新一代调试体系中引入了旨 在替代旧式 JTAG 调试方式的 Serial Wire Debug (SWD) 调 试方式,它很好地改良了 ARM 体系结构下的产品调试机制。

ARM CoreSight 构架中的组件是通过存储器映射机制访问它们自身的控制寄存器 (例如 AMBA 3 APB 接口),而不通过传统的 JTAG 访问其组件资源。ARM 选择这样的实现方式有很多种原因,例如:传统 JTAG 方式的时钟信号 TCK 必须

工作在所有调试组件共有的最低频率,这极大限制了调试的速度(也许还将面对休眠态、工作在低频率状态的片上组件);传统的同步 JTAG 接口在一个设备掉电时会导致整个调试链的终止等。

ARM CoreSightarchitecture 包含三类子构架:

- (1) Visible component architecture: 规定了所有组件所必 须遵守的、共有的编程者模型(软件接口)。规定了对组件可用的拓扑探访结构;
- (2) Reusable component architecture: 规定了调试体系的物理接口;
- (3) System architecture:规定了系统级需要的时钟、控制信息、ROM 表、追踪信息格式等。

在 ARM CoreSight 构架基础上,ARM 指定了具体的调试接口规范,旨在统一所有采用
CoreSight 调试体系的片上系统。

## 2 ARM 调试接口规范

采用ARM设计IP的芯片厂商在设计调试支持的时候,都必须要遵守ARMDebug InterfaceArchitecture Specification (ARM调试接口体系结构规范, ADI)。ARM调试接口规范为嵌入式片上系统

(SoC) 中的调试组件定义了标准调试接口,其功能逻辑框图如图 1 所示。



图 1 ARM ADI 功能逻辑框图

ADI 中定义了一个由 Debug Port(DP) 和 Access Port(AP) 组成的调试访问接口 Debug Access Port (DAP), 外部的调试设备统一由 DAP 来链接被调试的片上系统资源。

ADI 中定义了一个单一的外部调试设备物理连接接口:Debug Port (DP)。ADI 允许三种不同的 DP 实现:JTAG-DP, SWD-DP, SWJ-DP。其中 JTAG-DP 即为经典的 JTAG 调试机制物理接口,而 SWD-DP则是 ARM 新引入的两引脚串行线调试结构。SWJ-DP则为 JTAG/SWD 二合一接口。

同时, ADI 还定义了访问接口: Access Port (AP)。AP 为 DAP 与被调试资源的链接提供了接口。AP 通过资源特定的连接方式 (例如一个 debug bus) 链接到被调试的资源,根

据被链接调试资源类型的不同,ADI 定义了两类 AP 的实现: MEM-AP 和 JTAG-AP。MEM-AP 用来链接到存储器映射 (Memory mapped) 类型的资源,而 JTAG-AP 主要用来链接到经典的 IEEE 1149.1 JTAG 设备上。我们常用的是 MEM-AP 类型,通过对 ARM 存储器映射机制下的系统资源的访问,我们可以调试几乎所有的片上资源。而当我们使用 IEEE 1149.1 JTAG 调试设备做扫描边界测试时,我们需要用到 JTAG-AP 实现。

### 3 基于 Cortex M3 内核调试的 MCU 实现

首先,我们先对比两个具体的实现方案。其一是意法 半导体公司的 STM32MCU,而另一个则为德州仪器公司的 Stellaris。

图 2 所示为 STM32 的调试体系构架。



图 2 STM32 MCU 调试支持框图

图 3 所示为 Stellaris 的调试体系构架。



图 3 Stellaris MCU 调试支持框图

STM32MCU 和 Stellaris MCU 的设计都遵循了ARM 的ADI 规范。

STM32 选用了 SWD 和 JTAG 二合一 DP 接口: SWJ-DP, 这样的选择方便了对老式 JTAG 调试设备的兼容。通过固定的操作脉冲,调试设备开发者可以轻松实现在 JTAG 和 SWD 方式之间的切换。而不同的硬件设备是复用接口引脚的,这对引脚分配严苛的 MCU 设计提供了很大便利。而 Stellaris 则只选用了 SWD-DP 一种物理连接实现,这体现了 TI 设计人员对 SWD 调试方式能力的信任与把握,因为节省出来的不仅仅是管脚,更是硅片的体积和成本。

同时,STM32 的 AHB-AP 是一种 MEM-AP 的实现。通过 Internal private peripheral bus (PPB),调试者可以访问挂接

2014年 / 第7期 物联网技术 23 \

到 ARM 高性能总线的所有片上资源。而 TI 的 Stellaris 也通过类似的机制实现了对片上资源的访问控制。

ST公司在 STM32 系列的不同型号中还提供了可选的调试组件,当然,这得益于 CoreSight 调试构架中的组件化、模块化设计。其中 DWT、FPB 的结合给调试者提供了数据观察点、硬件断点和 FLASH 重映射等功能,而 ITM、ETM 和TPIU 的结合给调试者提供了不输于大型系统调试方案的指令流、数据流监控功能。而 TI 的 Stellaris 并没有提供可选的ETM 组件。TI 官方也给出了令人信服的解释:嵌入式跟踪宏单元(ETM) 旨在为开发工具提供明确的逐指令跟踪信息。该功能对较复杂的微处理器尤其实用,特别是那些所用片上资源太过动态,难以实现外部实时决定性的处理器。例如,片上高速缓存会根据程序环路执行的具体变化而变化,同时数据和输入也在不断变化,因此无法以合理的价格通过外部工具来复制。但是,MCU 不使用高速缓存,所以 ETM 作用不大。

由以上分析可以得出,只要不同的厂商在设计基于 ARM 内核芯片时遵循了 ARM 相关协议和规范,开发人员在选择和 开发芯片时就能触类旁通,大大减少相应的学习开发时间,降 低开发成本。同时,更多的开发工具和开发平台将能得到很好的重用,这对开发者来说是一个巨大的成本优势。

### 4 JTAG和SWD对比

Serial Wire Debug (SWD) 是 ARM 体系结构中定义的新一代调试机制,具有占有引脚少,高速下运行稳定等特点,其所使用的基于分组的协议可提供比 JTAG 快一倍多的数据速率 ,SWD 的诞生就旨在替代原始的 JTAG 调试方式。图 4 所示为 SWD 下 ARM 调试机制示意图。



图 4 SWD 作为接口的 CoreSight 调试与跟踪系统

图 5 展示了 SWD 与 JTAG 接口引脚的对比图。从图 5 中可以看出,SWD 协议仅仅需要一个时钟引脚和一个数据传输

引脚即可完成工作。而可选的 SWO 引脚可以与 ITM 组件结合,提供类 printf 形式的跟踪调试信息。相比于传统的 JTAG 调试协议,新的 SWD 调试方式的各类优势不言而喻。同时,在现有的 SWD 接口中,我们仍然可以使用 JTAG 的边界扫描测试功能,当然,这需要我们具有 JTAG-AP 接口的实现。

| JT AG 1149.1 |                          | Serial Wire Debug |                      |
|--------------|--------------------------|-------------------|----------------------|
| Pin          | Purpose                  | Pin               | Purpose              |
| TCK          | Clock                    | SWCLK             | C lock               |
| TMS          | State Machine<br>Control | SWDIO             | D <i>a</i> ta In&Out |
| TDI          | D <i>a</i> ta In         | -                 | -                    |
| TDO          | D <i>a</i> ta Out        | SWO               | -                    |
| T R ST       | R eset                   | -                 | -                    |

图 5 SWD 与 JTAG 1149.1 引脚对比

#### 5 结 语

ARM 的新一代调试体系结构极大的增强了ARM 体系结构功能的完整性和健壮性,及时转入新的调试体系结构是必要的,也是具有极大好处的。我们在选择功能芯片时,在考虑了成本和开发难度的前提下,对芯片可维护性和延续性的考虑也要列入其中。同时,在选用开发工具和平台的过程中,是否支持ARM 新的调试机制也应该成为我们一个重要选择因素。

# 参考文献

- [1]ARM.Coresight[EB/OL].[2013-10-25].http://www.arm.com/zh/products/processors/cortex-m/index.php: ARM Ltd, 2013
- [2] ARM.ARM Cortex-M3 Technical Reference Manual [EB/OL]. [2006]. UK: ARM Ltd., 2006.
- [3]BOOTH Jean Anne and COZART Sun. Serial Wire Debug—IdealforMicrocontrollers[R]. USA: TexasInstruments, 2010.
- [4]ARM.CoreSight Architecture Specification [EB/OL].[2013].UK : ARM Ltd, 2013.
- [5]ARM.ARM Debug InterfaceArchitecture SpecificationADIv5.0 to ADIv5.2 [EB/OL].[2013].UK: ARM Ltd. 2013.
- [6]STMicroelectronics.STM32 Reference manual[EB/OL].[2011-8-23]. Switzerland: STMicroelectronics, 2011.
- [7]TI.StellarisReference manual[EB/OL].USA: Texas Instruments, 2010.
- [8]ASHFIELD Eddie.Serial Wire Debug and the CoreSightDebug and Trace Architecture[R].UK: ARM Ltd, 2010.
- [9]WILLIAMS Michael.Low Pin-count Debug Interfaces forMultidevice Systems[R].UK: ARM Ltd, 2009.
- [10]IEEE Computer Society.IEEE Std 1149.7 ™ -2009 IEEE Standard for Reduced-Pin andEnhanced-Functionality Test AccessPort andBoundary-Scan Architecture[S].USA: IEEE Computer Society, 2010.

#### (上接第21页)

电力系统自动化, 2006, 30(18):66-69, 93.

- [4] 谢善益, 高新华, 周伊琳, 等 .IEC TC57 CIM 和 IEC 61850 SCL 模型整合及 UCIM 构建 [J]. 电力系统自动化, 2009, 33 (17): 51-65
- [5] 冯驰,张崇关,王兆丰,比色测温的波长选择[J].应用科技,

2013, 40 (3): 45-49.

- [6] 华彦平, 邹煜, 吕震中, 现代燃煤电站锅炉火焰检测综述 [J]. 热能动力工程, 2001, (1): 3-7.
- [7] 梁其诚, 余愚. 基于彩色火焰图像测量柴油机燃烧火焰温度 [J]. 工业安全与环保, 2013, 39(3): 55-57.

/ 24 物联网技术 2014年/第7期